
信號完整性分析培訓
通(tong)過AURORA SYSTEM的(de)在線SI信號完(wan)整(zheng)性仿真分析(xi)軟件(jian)系(xi)統的(de)演示(shi),同時結合相(xiang)關測試設(she)備,幫助學生更好地(di)理解在PCB設(she)計中SI信號完(wan)整(zheng)性的(de)基本概念(nian)和實際應用。
(1)走線阻抗計算
走(zou)線阻抗是信號完(wan)整性的(de)基礎(chu)。在本(ben)課程中(zhong),學生將:
l 學(xue)習(xi)如何使用(yong)軟件(jian)計算“走線阻(zu)抗”;
l 了解“帶(dai)狀(zhuang)線(xian)”與“微(wei)帶(dai)線(xian)”之間的阻抗差(cha)異;
l 了解影(ying)響“走線(xian)阻抗”的各種因素,例(li)如:寬度、厚度、介電常數等
l 計算(suan)差分(fen)信號的阻(zu)抗。
20.jpg
(2)用(yong)SI軟件對(dui)電(dian)路版(ban)進行仿真
在PCB布局(ju)完成(cheng)后,應進行后模(mo)擬仿(fang)(fang)真。在本課程中,學(xue)生(sheng)將學(xue)習如何設立模(mo)擬仿(fang)(fang)真軟件的(de)操作環境及(ji)檢查模(mo)擬仿(fang)(fang)真的(de)結果,包括:網絡選(xuan)擇、輸入模(mo)式、仿(fang)(fang)真周期的(de)設立、驅動端和(he)接收端的(de)IBIS model的(de)選(xuan)擇及(ji)模(mo)擬仿(fang)(fang)真波形圖。
21.jpg
(3)信號的(de)延遲(chi)和(he)偏差值(zhi)計算(suan)
在(zai)本課程中(zhong),學生將學習如何使用軟(ruan)件(jian)來計算“延遲”和(he)(he)“偏差(cha)”,并且(qie)在(zai)此基(ji)礎(chu)上了解走(zou)線長度(du)的變(bian)化是怎樣改變(bian)“延遲”和(he)(he)“偏差(cha)”的。
(4)串擾
串(chuan)(chuan)擾(rao)(rao)是(shi)影(ying)響高(gao)速信號完整(zheng)性的關鍵因素之一。學(xue)生將使用軟件來計算串(chuan)(chuan)擾(rao)(rao),包括:近端串(chuan)(chuan)擾(rao)(rao)、遠端串(chuan)(chuan)擾(rao)(rao)、改變走(zou)線布局(ju)以(yi)減少(shao)串(chuan)(chuan)擾(rao)(rao)
(5)眼圖的生成
“眼(yan)圖”是檢(jian)查信號(hao)完整性重要方(fang)法之一,因(yin)為“眼(yan)圖”可以通過(guo)實際信號(hao)的(de)測(ce)量產生。在本課程中,學生將通過(guo)在線仿真軟(ruan)件(jian)及相關硬件(jian)設(she)備系統生成“眼(yan)圖”。用模(mo)擬仿真來生成信號(hao)的(de)眼(yan)圖、詳解眼(yan)圖的(de)各(ge)項指標(biao):setup、hold等。