第一篇
軟件無線電系統概述及仿真
1. 軟件無線電系統概述
2. 軟件無線電的三種結構形式
3. SignalTAP II 的設計方法和技巧
4. 邏輯分析儀仿真設計
第二篇(pian) 基于FPGA/CPLD的數據采集系統工(gong)程(cheng)應(ying)用與工(gong)程(cheng)課題實訓
1. Nyquist采樣以及可以實現頻譜搬移的帶通采樣(欠采樣)
2. 如何通過帶通采樣實現下變頻
3. 在實時通信系統中如何選取適當的采樣頻率去除混疊信號
4. 基于FPGA/CPLD的帶通(tong)采(cai)(cai)樣(欠采(cai)(cai)樣)工(gong)(gong)程(cheng)應用以及工(gong)(gong)程(cheng)課題實訓
第三篇 基于FPGA/CPLD的數字濾波器工程應用與工程課題實訓
1. CIC濾波器算法原理
2. 基于FPGA/CPLD的濾波器工程應用以及工程課題實訓
3. 基于FPGA/CPLD的高斯白噪聲信號工程應用以及工程課題實訓
4. 乘累加結構以及分布式算法的FIR數字濾波器
5. MATLAB如何產生濾波器系數
6. 基于FPGA/CPLD的FIR數字濾波器工程應用以及工程課題實訓
7. 基于(yu)FPGA/CPLD的高斯濾波(bo)器(qi)工程應用以(yi)及工程課題(ti)實訓
第四篇 基于FPGA/CPLD的數字上下變頻工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波NCO產生原理與工程應用
2. 基于FPGA/CPLD的數字上變頻原理與工程應用
3. 基于FPGA/CPLD的數字下變頻原理與工程應用
4. 基于FPGA/CPLD的數字上(shang)下變頻工程課題實訓
第五篇 基于FPGA/CPLD的數字調制解調工程應用與工程課題實訓
1. 數字調制解調的基本原理、設計方法以及影響選擇數字調制方式的因素
2. 基于FPGA/CPLD的BPSK調制解調工程應用
3. 基于FPGA/CPLD的BPSK調制解調工程實驗
4. 基于FPGA/CPLD的ASK調制解調工程應用以及工程課題實訓
5. 基于FPGA/CPLD的PSK調制解調工程應用以及工程課題實訓
6. 基于FPGA/CPLD的MSK調制解調工程應用以及工程課題實訓
7. 基于FPGA/CPLD的GMSK調制解調工程應用以(yi)及工程課(ke)題(ti)實訓
第六篇 基于FPGA/CPLD的單頻正弦信號產生工程應用與工程課題實訓
1. 單頻正弦信號產生工作原理
2. 單頻正弦信號產生工程應用
3. 單頻正弦信號產(chan)生實驗
第七篇 偽隨機m序列產生和高斯白噪聲信號產生工程應用與工程課題實訓
1. 基于FPGA/CPLD的偽隨機m序列產生工程應用與工程課題實訓
2. 基于FPGA/CPLD的高斯白噪聲信號產生工程應用與工程課題實訓
3. 基于(yu)FPGA/CPLD的高斯白(bai)噪聲信號(hao)產生實驗
第八篇 基于FPGA/CPLD的多速率信號處理工程應用與工程課題實訓
1. 多速率信號處理概述以及取樣率變換性質
2. 基于FPGA/CPLD的抽取工程應用以及工程課題實訓
3. 基于FPGA/CPLD的插值工程(cheng)應用以及工程(cheng)課(ke)題實訓
第九篇 基于FPGA/CPLD的同步技術工程應用與工程課題實訓
1. 基于FPGA/CPLD的載波同步工程應用與工程課題實訓
2. 基于FPGA/CPLD的位(碼元)同步工程應用與工程課題實訓
3. 基于(yu)FPGA/CPLD的幀同步工(gong)程應用與工(gong)程課題實訓
第(di)十篇 項目(mu)實(shi)訓 項目(mu)名稱:基于BPSK調制解(jie)調的高(gao)速數字化無線通(tong)信(xin)系統 核心(xin)技術:碼NCO、成(cheng)形(xing)濾波器、載(zai)波NCO、高(gao)斯(si)(si)白噪(zao)聲、數字下變頻、BPSK調制解(jie)調、CIC濾波器、載(zai)波環(huan)跟蹤(zong)(科斯(si)(si)塔斯(si)(si)Costas環(huan))、數字上變頻、高(gao)斯(si)(si)濾波、抽取(qu)、插(cha)值、低(di)通(tong)濾波。(注:這些核心(xin)技術全部是(shi)通(tong)過軟(ruan)件(jian)編程的方式實(shi)現)
項目主要內容:
該通(tong)(tong)(tong)信(xin)系統有(you)兩部分組成,一部分為高速數字化(hua)無線(xian)通(tong)(tong)(tong)信(xin)發射機(ji)(ji),一部分為高速數字化(hua)無線(xian)通(tong)(tong)(tong)信(xin)接(jie)收機(ji)(ji)。 在(zai)基于FPGA設計的高速數字化(hua)無線(xian)通(tong)(tong)(tong)信(xin)發射機(ji)(ji)中(zhong),信(xin)源(yuan)碼經過(guo)低(di)通(tong)(tong)(tong)濾(lv)波等變換(huan)后進行BPSK調制,然后再通(tong)(tong)(tong)過(guo)數字上變頻(pin)將基帶信(xin)號混頻(pin)到中(zhong)頻(pin)信(xin)號,再經過(guo)濾(lv)波后送D/A轉換(huan)器輸(shu)出射頻(pin)信(xin)號。以上這些工作全(quan)部是在(zai)FPGA內通(tong)(tong)(tong)過(guo) |