一、板子用途、目的及使用對象
Mars-EDA-F系(xi)列實(shi)(shi)驗(yan)板是(shi)針對初、中級(ji)用戶推(tui)出(chu)的(de)FPGA開發實(shi)(shi)驗(yan)平臺,基(ji)于Mars-EDA系(xi)列的(de)中端開發實(shi)(shi)驗(yan)平臺,可做高校EDA課程(cheng)配套實(shi)(shi)驗(yan)平臺使(shi)用,實(shi)(shi)驗(yan)板針對Altera和Xilinx兩大主(zhu)流廠(chang)商的(de)主(zhu)流FPGA芯(xin)(xin)片推(tui)出(chu),實(shi)(shi)驗(yan)平臺采用核心(xin)模塊板加底板形式設計,核心(xin)模塊板采用4層板走(zou)線(xian),兼顧兩大廠(chang)商的(de)主(zhu)流芯(xin)(xin)片。兩個96pin歐式接(jie)插件將所有FPGA器件IO引出(chu),適合用戶在此基(ji)礎上(shang)擴展所需模塊,做算法評估(gu),數據(ju)處(chu)理等使(shi)用。

二、Mars-EP1C6-F-Core核心板介紹:
Altera Cyclone系列(lie)(lie)FPGACyclone是基于成(cheng)本(ben)優化的(de),全銅工藝(yi)的(de)1.5V SRAM工藝(yi),高(gao)達20,060個邏輯單元和(he)(he)288K位的(de)RAM,除此之外,Cyclone系列(lie)(lie)的(de)FPGA還集成(cheng)了許多復(fu)雜的(de)功(gong)能。Cyclone系列(lie)(lie)FPGA提供了全功(gong)能的(de)鎖(suo)相環(huan)(PLL),用于板級(ji)的(de)時鐘網絡管理和(he)(he)專用I/O接(jie)(jie)口,這些(xie)接(jie)(jie)口用于連接(jie)(jie)業界標準的(de)外部存儲器器件。低成(cheng)本(ben)結(jie)(jie)構和(he)(he)Cyclone FPGA豐富(fu)的(de)器件資源相結(jie)(jie)合(he),能夠(gou)實(shi)現(xian)完整的(de)可編(bian)程芯片系統(SOPC)方案。
Mars-EP1C6-F FPGA核心板采用Cyclone系列中較為基礎的EP1C6器件,針對FPGA的初級、中級開發者設計,幫助用戶降低學習成本和系統評估成本的硬件模塊。板子采用4層板布線, 兩個96pin歐式接插件將所有FPGA器件IO引出,適合用戶在此基礎上擴展所需模塊,做算法評估,數據處理等使用。
配合Mars-EDA-F系(xi)(xi)列(lie)實(shi)驗主(zhu)板(ban),用(yong)戶可做相關一(yi)系(xi)(xi)列(lie)實(shi)驗,亦可借助實(shi)驗主(zhu)板(ban)提供的現有(you)功能(neng)做評估(gu)使用(yong)。我們也希望用(yong)戶借助本模塊開發創(chuang)意性(xing)產品。
板(ban)(ban)上(shang)有標準DC接口,板(ban)(ban)載(zai)FPGA---EP1C6 和PROM—EPCS1配(pei)置(zhi)芯片,板(ban)(ban)上(shang)同時提供(gong)JTAG接口和AS編程下(xia)載(zai)接口。
硬件配置

a) EP1C6-PQ208
b) EPCS1
c) AS2830-3.3
d) AS2830-1.5
e) 40MHZ有源晶振
f) STC811復位芯片
三、實驗主板硬件配置及配套實驗
1、硬件配置
STC89LE52
256K*16bit SRAM
MAX3232
93C46
AT24LC02
4*4矩陣按鍵
8段數碼管
蜂鳴器
撥碼開關
LED燈
2個自由按鍵
1602字符液晶接口
12864圖形液晶接口
VGA接口
PS2接口
USB2.0 Cy7c68013擴展實驗板(選購)
ADC/DAC擴展實驗板選購(選購)
2、FPGA配套實驗例程(所有例程都提供VHDL、Verilog HDL兩種語言的完整源代碼)
基礎實驗:
1. 加法實驗
2. 減法實驗
3. 乘法實驗
4. 除法實驗
5. 四位比較器
6. 多路選擇器
7. 優先編碼器
8. 二進制到BCD碼轉換
9. 簡單狀態機
接口實驗:
1. 跑馬燈實驗
2. 矩陣鍵盤實驗
3. 7段數碼管實驗
4. 蜂鳴器實驗
5. 串口通訊實驗
6. 撥碼開關實驗
7. IIC接口EEPROM存取實驗
8. MCU51通訊實驗
9. PS2鍵盤實驗
10. VGA顯示實驗
11. 1602字符液晶顯示實驗
12. 12864圖形液晶顯示實驗
13. SRAM讀寫實驗
FPGA配合Cypress CY7C68013A usb2.0高速傳輸實驗:(選配Usb2.0高速實驗擴展板,提供該部分實驗代碼)
14. Slave方式 FIFO USB IN實驗
15. Slave方式 FIFO USB OUT實驗
16. GPIF方式 FIFO USB IN/OUT實驗
綜合實驗:
1. 模擬交通燈實驗
2. 數字時鐘實驗
3、單片機配套實驗 (所有例程都基于Keil C工程,提供完整源代碼)
(1). LED流水燈實驗
(2). 矩陣鍵盤掃描實驗
(3). 8位7段數碼管顯示
(4). 16*2字符液晶驅動顯示實驗
(5). 128*64液晶驅動顯示實驗
(6). 24C02/64的IIC接口操作實驗
(7). 93C46的Microwire接口操作實驗
(8). 音樂演奏實驗
(9). RS232接口實驗
(10). 數字時鐘實驗
四、銷售清單:
1. Mars-EDA-F 實驗主板 一塊
2. Mars-EP1C6-F-Core FPGA核心板 一塊
3. 配套DVD光盤 一張(含開發手冊、板子原理圖、常用EDA軟件)
4. 串口線 一條
5. Altera ByteBlasterII下載線 一條
6. 內正外負 5V 電源 一個
7. 16*2字符液晶模塊 一塊(選配件,需要的用戶另加20元)
8. 128×64圖形液晶模塊(帶漢字庫) 一塊 (選配件,需要的用戶另加100元)
9. Usb2.0高速實驗擴展板(選配件,含Cypress 68013A usb2.0高速芯片,需要的用戶另加150元,附帶usb開發相關資料和示例代碼)
四、費用:1800元 
關于質保:
質量問題,產品本(ben)身(shen)1個月保換,半(ban)年免費維修(xiu)(CPLD/FPGA、單片機(ji)主(zhu)芯(xin)片、液(ye)晶模塊出廠均測(ce)試(shi)完好(hao),不在質保之(zhi)列)。 本(ben)開發板系(xi)統(tong)為3.3V系(xi)統(tong),用戶自(zi)己擴展(zhan)功能模塊時,請勿直(zhi)接(jie)與5V系(xi)統(tong)對接(jie)!!
|