Synopsys物理綜合設(she)(she)計(ji)方法學和設(she)(she)計(ji)工具培訓班(ban) |
入學要求 |
學員學習本課程應具備下列基礎知識:
◆ 電路系統的基本概念。 |
班級規模及環境--熱線:4008699035 手機:15921673576/13918613812( 微信同號) |
堅持(chi)小班授課,為保(bao)證培訓效果,增加互動環節(jie),每(mei)期人數限(xian)3到5人。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
近開課時間(周末班/連續班/晚班): Synopsys培訓班:2025年11月17日(ri)..合作共贏....實用實戰....用心服務(wu)......--即(ji)將開課(ke)--........................(歡迎(ying)您垂詢,視(shi)教育質量為生命!) |
實驗設備 |
☆資深工程師授課
☆注重質量
☆邊講邊練
☆合格學員免費推薦工作
專注高端培訓17年,曙海提供的課程得到本行業的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設備請點擊這兒查看★ |
新優惠 |
◆在讀學生憑(ping)學生證(zheng),可優(you)惠500元。 |
質量保障 |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、課程完成后,授課老師留給學員手機和Email,保障培訓效果,免費提供半年的技術支持。
3、培訓合格學員可享受免費推薦就業機會。 |
Synopsys物理綜合設計方法學和設計工具培訓班 |
隨(sui)著國(guo)內集成電(dian)路設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)產業的(de)(de)發(fa)展(zhan)(zhan),越來(lai)越多的(de)(de)本(ben)地設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)公司開始(shi)采用(yong)目前(qian)(qian)國(guo)際上(shang)(shang)主(zhu)(zhu)流(liu)(Mainstream)的(de)(de)物理(li)綜合的(de)(de)設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)方(fang)法(fa)。隨(sui)著半導體工(gong)藝的(de)(de)發(fa)展(zhan)(zhan)和(he)設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)復(fu)雜度的(de)(de)提升,設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)方(fang)法(fa)也(ye)不得(de)不隨(sui)之(zhi)改變。在(zai)面對(dui)0.18微米及以(yi)下工(gong)藝,100MHz以(yi)上(shang)(shang)主(zhu)(zhu)頻(pin)的(de)(de)設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)時,若(ruo)仍采用(yong)傳統的(de)(de)綜合和(he)布(bu)局布(bu)線(xian)分別(bie)考慮,利用(yong)線(xian)負載模型(Wire-load Model)估計(ji)(ji)(ji)(ji)連線(xian)延遲的(de)(de)設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)方(fang)法(fa),前(qian)(qian)后端(duan)的(de)(de)迭代次數(shu)明(ming)顯增(zeng)加,甚(shen)至(zhi)引起設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)的(de)(de)不收斂,造成設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)周期的(de)(de)延誤(wu),或設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)性能的(de)(de)下降。Synopsys自2000年(nian)起推出Physical Compiler,并(bing)結合其(qi)他一系列工(gong)具(ju),從設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)方(fang)法(fa)學著手解決(jue)時序收斂的(de)(de)問題。目前(qian)(qian),Physical Compiler是全球基于0.18微米工(gong)藝,100MHz以(yi)上(shang)(shang)頻(pin)率的(de)(de)主(zhu)(zhu)流(liu)設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)所(suo)采用(yong)的(de)(de)主(zhu)(zhu)要設(she)(she)(she)(she)計(ji)(ji)(ji)(ji)工(gong)具(ju)。
??為了讓更多的本地設計工程師熟悉物理綜合工具及其設計方法學,特開設本課程。
課程內容如下:
課程內容如下:
一、基于物理綜合的芯片實現方案介紹(上)
二、基于物理綜合的芯片實現方案介紹(下)
三、新版物理綜合工具Physical Compiler介紹與使用技巧
四、基于Physical Compiler的設計流程演示 |